naročilo_bg

izdelkov

Novo originalno XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip integrirana vezja

Kratek opis:


Podrobnosti o izdelku

Oznake izdelkov

Specifikacije  
Kategorija spomina MATURANTSKI PLES
Gostota 16777 kbitov
Število besed 2000 k
Bitov na besedo 8 bitov
Vrsta paketa KERAMIKA, LCC-44
Zatiči 44
Logična družina CMOS
Napajalna napetost 3,3 V
delovna temperatura -55 do 125 C (-67 do 257 F)

Xilinx predstavlja serijo QPro™ XQR17V16 konfiguracijskih PROM-jev QML z visoko gostoto, ki zagotavljajo preprosto uporabo in stroškovno učinkovito metodo za shranjevanje velikih konfiguracijskih bitnih tokov Xilinx FPGA.XQR17V16CC44V je 3,3 V naprava s kapaciteto shranjevanja 16 Mb in lahko deluje v serijskem ali bajtnem načinu.za poenostavljen blokovni diagram arhitekture naprave XQR17V16.

Ko je FPGA v načinu Master Serial, ustvari konfiguracijsko uro, ki poganja PROM.Kratek dostopni čas po naraščajočem robu takta se podatki prikažejo na izhodnem zatiču PROM DATA, ki je povezan z zatičem FPGA DIN.FPGA ustvari ustrezno število taktnih impulzov za dokončanje konfiguracije.Ko je enkrat konfiguriran, onemogoči PROM.Ko je FPGA v podrejenem serijskem načinu, morata biti PROM in FPGA oba taktirana z dohodnim signalom.

Ko je FPGA v načinu Master SelectMAP, ustvari konfiguracijsko uro, ki poganja PROM in FPGA.Po naraščajočem robu CCLK so podatki na voljo na zatičih PROM DATA (D0-D7).Podatki bodo sinhronizirani v FPGA na naslednjem naraščajočem robu CCLK.Ko je FPGA v načinu Slave SelectMAP, morata biti PROM in FPGA oba taktirana z dohodnim signalom.Za pogon CCLK se lahko uporabi oscilator s prostim tekom.Več naprav je mogoče združiti z uporabo izhoda CEO za pogon vhoda CE naslednje naprave.Urni vhodi in DATA izhodi vseh PROM-jev v tej verigi so med seboj povezani.Vse naprave so združljive in jih je mogoče kaskadno povezati z drugimi člani družine.Za programiranje naprav programska oprema Xilinx ISE Foundation ali ISE WebPACK prevede oblikovno datoteko FPGA v standardno obliko Hex, ki se nato prenese v večino komercialnih programerjev PROM.

Lastnosti
• Latch-Up imunost na LET >120 MeV/cm2/mg
• Zajamčen TID 50 kRad(Si) po specifikaciji 1019.5
• Izdelano na epitaksialnem substratu
• 16Mbitna zmogljivost shranjevanja
• Zagotovljeno delovanje v celotnem vojaškem temperaturnem območju: –55°C do +125°C
• Bralni pomnilnik, ki ga je mogoče enkrat programirati (OTP), zasnovan za shranjevanje konfiguracijskih bitnih tokov naprav Xilinx FPGA
• Dvojni načini konfiguracije
♦ Serijska konfiguracija (do 33 Mb/s)
♦ Paralelno (do 264 Mb/s pri 33 MHz)
• Preprost vmesnik za Xilinx QPro FPGA
• Kaskadno za shranjevanje daljših ali več bitnih tokov
• Programabilna polarnost ponastavitve (aktivna visoka ali aktivna nizka) za združljivost z različnimi rešitvami FPGA
• Proces CMOS z nizko porabo lebdečih vrat
• 3,3V napajalna napetost
• Na voljo v keramičnih paketih CK44 (1)
• Programska podpora vodilnih proizvajalcev programatorjev
• Podpora za načrtovanje z uporabo programskih paketov ISE Foundation ali ISE WebPACK
• Zajamčena 20-letna hramba podatkov
Programiranje
Naprave je mogoče programirati na programatorjih, ki jih dobavlja Xilinx ali kvalificirani prodajalci tretjih oseb.Uporabnik mora zagotoviti uporabo ustreznega programskega algoritma in najnovejše različice programske opreme programatorja.Napačna izbira lahko trajno poškoduje napravo.
Opis
• Latch-Up imunost na LET >120 MeV/cm2/mg
• Zajamčen TID 50 kRad(Si) po specifikaciji 1019.5
• Izdelano na epitaksialnem substratu
• 16Mbitna zmogljivost shranjevanja
• Zagotovljeno delovanje v celotnem vojaškem temperaturnem območju: –55°C do +125°C
• Bralni pomnilnik, ki ga je mogoče enkrat programirati (OTP), zasnovan za shranjevanje konfiguracijskih bitnih tokov naprav Xilinx FPGA
• Dvojni načini konfiguracije
♦ Serijska konfiguracija (do 33 Mb/s)
♦ Paralelno (do 264 Mb/s pri 33 MHz)
• Preprost vmesnik za Xilinx QPro FPGA
• Kaskadno za shranjevanje daljših ali več bitnih tokov
• Polariteta ponastavitve, ki jo je mogoče programirati (aktivna visoka ali aktivna
Nizka) za združljivost z različnimi rešitvami FPGA
• Proces CMOS z nizko porabo lebdečih vrat
• 3,3V napajalna napetost
• Na voljo v keramičnih paketih CK44 (1)
• Programska podpora vodilnega programerja
proizvajalci
• Podpora za načrtovanje z uporabo ISE Foundation ali ISE
Programski paketi WebPACK
• Zajamčena 20-letna hramba podatkov


  • Prejšnja:
  • Naslednji:

  • Tukaj napišite svoje sporočilo in nam ga pošljite