LCMXO2-256HC-4TG100C Original in nov s konkurenčno ceno na zalogi Dobavitelj IC
Lastnosti izdelka
Pbfree koda | ja |
Koda Rohs | ja |
Koda življenjskega cikla dela | Aktiven |
Proizvajalec Ihs | LATTICE SEMICONDUCTOR CORP |
Koda paketa dela | QFP |
Opis paketa | LFQFP, |
Število žebljičkov | 100 |
Reach Compliance Code | skladen |
Koda ECCN | EAR99 |
Koda HTS | 8542.39.00.01 |
Proizvajalec Samacsys | Mrežasti polprevodnik |
Dodatna funkcija | DELUJE TUDI PRI NAZIVNEM NAPAJANJU 3,3 V |
Koda JESD-30 | S-PQFP-G100 |
Koda JESD-609 | e3 |
Dolžina | 14 mm |
Raven občutljivosti na vlago | 3 |
Število namenskih vhodov | |
Število V/I vrstic | |
Število vhodov | 55 |
Število izhodov | 55 |
Število terminalov | 100 |
Delovna temperatura-maks | 85 °C |
Delovna temperatura-min | |
Organizacija | 0 NAMENSKIH VHODOV, 0 V/I |
Izhodna funkcija | MEŠANO |
Material ohišja paketa | PLASTIKA/EPOKSI |
Koda paketa | LFQFP |
Koda enakovrednosti paketa | TQFP100,.63SQ |
Oblika paketa | KVADRAT |
Slog paketa | PLOŠKI PAKET, NIZEK PROFIL, DOBEK RAZMON |
Način pakiranja | PLADENJ |
Najvišja temperatura ponovnega polnjenja (Cel) | 260 |
Napajalniki | 2,5/3,3 V |
Vrsta programabilne logike | FLASH PLD |
Zakasnitev širjenja | 7,36 ns |
Status kvalifikacije | Ni kvalificiran |
Višina sedečega maks | 1,6 mm |
Napajalna napetost-maks | 3,462 V |
Napajalna napetost-min | 2,375 V |
Napajalna napetost-Nom | 2,5 V |
Površinska montaža | DA |
Temperaturni razred | DRUGO |
Terminal Finish | Mat kositer (Sn) |
Terminalni obrazec | GALEBOVO KRILO |
Terminal Pitch | 0,5 mm |
Terminalni položaj | KVAD |
Čas pri najvišji temperaturi ponovnega polnjenja – največ (s) | 30 |
Premer | 14 mm |
Predstavitev izdelka
Kompleksna programabilna logična naprava (CPLD) je integrirano vezje, specifično za aplikacijo (ASIC) v integriranem vezju LSI (Large Scale Integrated Circuit).Primeren je za načrtovanje digitalnih sistemov z intenzivno kontrolo, njegov nadzor zakasnitve pa je priročen.CPLD je ena najhitreje rastočih naprav v integriranih vezjih.
Komponente CPLD
CPLD je kompleksna programabilna logična naprava z velikim obsegom in kompleksno strukturo, ki spada v obseg velikihintegrirana vezja.
CPLD ima pet glavnih delov: blok logičnega polja, makro enoto, podaljšan izraz izdelka, programabilno žično polje in krmilni blok V/I.
1. Blok logičnega polja (LAB)
Blok logičnega polja je sestavljen iz niza 16 makro celic, več LABS pa je med seboj povezanih s programabilnim nizom (PIA) in globalnim vodilom
2. Makro enota
Makro enota v seriji MAX7000 je sestavljena iz treh funkcijskih blokov: logičnega niza, matrike za izbiro izdelka in programabilnega registra.
3. Podaljšan rok trajanja izdelka
En proizvodni izraz vsake makro celice je mogoče obratno poslati nazaj v logično polje.
4. Programabilno žično polje PIA
Vsak LAB je mogoče povezati, da tvori zahtevano logiko prek programabilnega žičnega polja.To globalno vodilo je programabilni kanal, ki lahko poveže kateri koli vir signala v napravi z njegovim ciljem.
5. V/I nadzorni blok
V/I krmilni blok omogoča, da se vsak V/I pin individualno konfigurira za vhod/izhod in dvosmerno delovanje.
Primerjava CPLD in FPGA
Čeprav obojeFPGAinCPLDso programabilne naprave ASIC in imajo veliko skupnih značilnosti, zaradi razlik v strukturi CPLD in FPGA pa imajo svoje značilnosti:
1.CPLD je primernejši za dokončanje različnih algoritmov in kombinatorične logike, FP GA pa je primernejši za dokončanje zaporedne logike.Z drugimi besedami, FPGA je bolj primeren za flip-flop bogato strukturo, medtem ko je CPLD bolj primeren za flip-flop omejeno strukturo in strukturo, bogato s termini izdelka.
2. Struktura neprekinjenega usmerjanja CPLD določa, da je njegova časovna zakasnitev enotna in predvidljiva, medtem ko struktura segmentiranega usmerjanja FPGA določa njeno nepredvidljivost zakasnitve.
3.FPGA ima večjo prilagodljivost kot CPLD pri programiranju.CPLD se programira s spreminjanjem logične funkcije s fiksnim notranjim povezovalnim vezjem, medtem ko se FPGA programira s spreminjanjem ožičenja notranje povezave.FP GA je mogoče programirati pod logičnimi vrati, medtem ko je CPLD programiran pod logičnim blokom.
4. Integracija FPGA je večja kot pri CPLD in ima bolj zapleteno strukturo ožičenja in logično izvedbo.
5.CPLD je bolj priročen za uporabo kot FPGA.Programiranje CPLD s tehnologijo E2PROM ali FASTFLASH, brez zunanjega pomnilniškega čipa, enostaven za uporabo.Vendar je treba informacije o programiranju FPGA shraniti v zunanji pomnilnik, metoda uporabe pa je zapletena.
6. CPLDS so hitrejši od FPgas in imajo večjo časovno predvidljivost.To je zato, ker so FPGas programiranje na ravni vrat in so porazdeljene medsebojne povezave sprejete med CLBS, medtem ko so CPLDS programiranje na ravni logičnih blokov in so medsebojne povezave med njihovimi logičnimi bloki združene.
7.Način programiranja CPLD v glavnem temelji na programiranju pomnilnika E2PROM ali FLASH, časi programiranja do 10.000-krat, prednost je v tem, da se informacije o programiranju ne izgubijo ob izklopu sistema.CPLD lahko razdelimo v dve kategoriji: programiranje na programatorju in programiranje na sistemu.Večina FPGA temelji na programiranju SRAM, informacije o programiranju se izgubijo, ko je sistem izklopljen, podatke o programiranju pa je treba zapisati nazaj v SRAM izven naprave ob vsakem vklopu.Njegova prednost je v tem, da ga je mogoče programirati kadarkoli in ga je mogoče hitro programirati med delom, tako da dosežemo dinamično konfiguracijo na ravni plošče in sistemski ravni.
8.Zaupnost CPLD je dobra, zaupnost FPGA je slaba.
9. Na splošno je poraba energije CPLD večja kot pri FPGA in višja kot je stopnja integracije, bolj očitna je.