XC2C256-7TQG144C QFP144 xilinx čipi 1,8 V vhodno-izhodna količina 118 FLASH PLD IC elektronski
Lastnosti izdelka
VRSTA | OPIS | IZBERI |
Kategorija | Integrirana vezja (IC) |
|
Proizvajalec | AMD Xilinx |
|
serija | CoolRunner II |
|
Paket | Pladenj |
|
Stanje izdelka | Aktiven |
|
Programabilni tip | V sistemu, ki ga je mogoče programirati |
|
Čas zakasnitve tpd(1) Max | 6,7 ns |
|
Napajalna napetost – notranja | 1,7 V ~ 1,9 V |
|
Število logičnih elementov/blokov | 16 |
|
Število makrocelic | 256 |
|
Število vrat | 6000 |
|
Število V/I | 118 |
|
delovna temperatura | 0°C ~ 70°C (TA) |
|
Vrsta namestitve | Površinska montaža |
|
Paket/kovček | 144-LQFP |
|
Paket naprave dobavitelja | 144-TQFP (20×20) |
|
Osnovna številka izdelka | XC2C256 |
|
Prijavite napako v podatkih o izdelku
Ogled podobnih
Dokumenti in mediji
VRSTA VIR | POVEZAVA |
Podatkovni listi | Podatkovni list XC2C256 |
Informacije o okolju | Xiliinx RoHS Cert |
Predstavljen izdelek | CoolRunner™-II CPLD |
PCN Montaža/Izvor | Sprememba Mult Dev LeadFrame 29. oktober 2018 |
Podatkovni list HTML | Podatkovni list XC2C256 |
Okoljske in izvozne klasifikacije
ATRIBUT | OPIS |
RoHS status | Skladno z ROHS3 |
Raven občutljivosti na vlago (MSL) | 3 (168 ur) |
Status REACH | REACH Nespremenjeno |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Kompleksna programabilna logična naprava (CPLD) je logična naprava s popolnoma programabilnimi nizi IN/ALI in makrocelicami.Makrocelice so glavni gradniki CPLD, ki vsebujejo kompleksne logične operacije in logiko za izvajanje disjunktivnih izrazov normalne oblike.Nizi IN/ALI so popolnoma reprogramabilni in so odgovorni za izvajanje različnih logičnih funkcij.Makrocelice lahko definiramo tudi kot funkcionalne bloke, odgovorne za izvajanje zaporedne ali kombinatorne logike.
Kompleksna programabilna logična naprava je inovativen izdelek v primerjavi s prejšnjimi logičnimi napravami, kot so programabilna logična polja (PLA) in programabilna logika polja (PAL).Prejšnjih logičnih naprav ni bilo mogoče programirati, zato je bila logika zgrajena z združevanjem več logičnih čipov skupaj.CPLD ima zapletenost med PAL in nizi vrat, ki jih je mogoče programirati (FPGA).Ima tudi arhitekturne značilnosti PAL in FPGA.Glavna arhitekturna razlika med CPLD in FPGA je, da FPGA temeljijo na iskalnih tabelah, medtem ko CPLD temeljijo na morju vrat.
Skupne lastnosti CPLD in FPGA so, da imata oba veliko število vrat in prilagodljive določbe za logiko.Skupne značilnosti med CPLD in PAL vključujejo obstojen konfiguracijski pomnilnik.CPLD so vodilni na trgu programabilnih logičnih naprav, saj imajo številne prednosti, kot so napredno programiranje, nizki stroški, nehlapnost in preprosta uporaba.
Akompleksna programabilna logična naprava(CPLD) jeprogramabilna logična napravas kompleksnostjo med tem odPAL-jiinFPGA, in arhitekturne značilnosti obeh.Glavni gradnik CPLD je amakrocelica, ki vsebuje izvajanje logikedisjunktivna normalna oblikaizrazi in bolj specializirane logične operacije.
Lastnosti[Uredi]
Nekatere funkcije CPLD so skupne zPAL-ji:
- Nehlapni konfiguracijski pomnilnik.Za razliko od mnogih FPGA, zunanja konfiguracijaROMni potreben in CPLD lahko deluje takoj ob zagonu sistema.
- Pri mnogih podedovanih napravah CPLD usmerjanje omejuje večino logičnih blokov, da imajo vhodne in izhodne signale povezane z zunanjimi zatiči, kar zmanjšuje možnosti za notranje shranjevanje stanja in globoko plastno logiko.To običajno ni dejavnik za večje CPLD in novejše družine izdelkov CPLD.
Druge značilnosti so skupne zFPGA:
- Na voljo veliko število vrat.CPLD imajo običajno ekvivalent od tisoč do deset tisočlogična vrata, ki omogoča implementacijo zmerno zapletenih naprav za obdelavo podatkov.PAL imajo običajno največ nekaj sto ekvivalentov vrat, medtem ko se FPGA običajno gibljejo od deset tisoč do nekaj milijonov.
- Nekatera določila za logiko bolj prilagodljiva kotvsota produktaizrazi, vključno z zapletenimi povratnimi potmi med makro celicami, in specializirano logiko za izvajanje različnih pogosto uporabljenih funkcij, kot je npr.celo število aritmetika.
Najbolj opazna razlika med velikim CPLD in majhnim FPGA je prisotnost obstojnega pomnilnika na čipu v CPLD, ki omogoča uporabo CPLD za "zagonski nalagalnik”, preden nadzor predate drugim napravam, ki nimajo lastnega stalnega pomnilnika programov.Dober primer je uporaba CPLD za nalaganje konfiguracijskih podatkov za FPGA iz obstojnega pomnilnika.[1]
Razlike [Uredi]
CPLD so bili evolucijski korak od še manjših naprav pred njimi,PLA(prvi pošiljateljSignetika), inPAL-ji.Pred temi so bilistandardna logikaizdelki, ki niso omogočali programiranja in so bili uporabljeni za izgradnjo logičnih funkcij s fizičnim ožičenjem več standardnih logičnih čipov (ali več sto njih) skupaj (običajno z ožičenjem na tiskanem vezju ali ploščah, včasih pa, zlasti za izdelavo prototipov, z uporabožični ovojožičenje).
Glavna razlika med arhitekturama naprav FPGA in CPLD je, da CPLD interno temeljijo naiskalne tabele(LUT), medtem ko FPGA uporabljajologični bloki.